我们小组共了一个月做的DDS,程序核心用的是Verilog HDL,有仿真波形,输出正弦波,方波,及三角波,步进可调.频率范围1HZ--10MHZ
我们小组共了一个月做的DDS,程序核心用的是Verilog HDL,有仿真波形,输出正弦波,方波,及三角波,步进可调.频率范围1HZ--10MHZ
verilog编写,使用fpga中dds手法,可以输出任意波形的发生信号。
基于dds的方波 三角波等波形发生器的实现
基于DDS原理的正弦信号发生器。用VERILOG语言实现,功能强大。
产生六种波形的DDS信号发生器,用verilog实现,有modersim仿真程序和结果,产生正玄波,方波,锯齿波,三角波,阶梯波。实现完全可用
DDS FPGA Verilog vhdl
verilog生成DDS,并且具有调幅度的功能,需要有DAT文件。
基于fpga的正余弦波形发生器,Verilog代码,测试通过。
用verilog语言,在fpga上实现dds信号发生器,并在vga上显示出来
FPGA基于FPGA的DDS设计verilog程序
基于verilog的DDS设计验证与仿真源代码,在quartus上实现,下载仿真成功
Fpga,DDS,PLL,rom(正弦波)(f<13MHz,需要滤波)(Verilog)
verilog 硬件语言实现DDS,使用ise11.1和modelsim se6.5仿真测试
verilog实现dds
包含完整的dds产生的Verilog程序和test 文件
DDs利用 verilog语言的实现方法 Direct Digital Synthesizer
DDS数字式频率合成器 利用VERILOG实现,有modelsim仿真图
Verilog HDL实现FPGA的DDS功能,含有实验原理与代码程序
FPGA产生DDS,未使用IP核,内含VERILOG程序
dds用Verilog代码实现,很适合做信号处理的同学借用。
同时用verilog 语言编写dds原代码用于生成正余弦波,并在FPGA平台进行验证
描述了verilog实现的DDS信号发生器,可以经过FPGA验证,包括了代码实现以及书写。代码可以经过altera的EDA工具进行了验证,可以实现信号发生器的基本功能。希望大家珍惜,并好好学习。
Cordic算法实现DDS的Verilog 源码,14位精度,非常实用的。
基于cordic算法的DDS的Verilog代码。经过仿真验证,绝对可靠。
在quartus软件上,采用verilog实现DDS功能。
verilogHDL中实现dds信号发生器的源码
DDS技术实现波形产生代码,可以编译下载学习使用!
使用Verilog HDL语言实现的一个DDS,可以发生0-10Mhz正弦波、方波、三角波,频率步进可调,FM调制、AM调制,调制度可调。DA芯片为8位并行,160MHz
this is a code for DDS in Verilog